高速低功耗自适应可编程分频器
A Self-Adaptive Configurable High-Speed Low-Power Frequency Divider作者机构:国防科学技术大学计算机学院长沙410073
出 版 物:《微电子学》 (Microelectronics)
年 卷 期:2014年第44卷第2期
页 面:197-201页
学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学]
基 金:国家自然科学基金资助项目(60906009 61106030)
摘 要:在约翰逊计数分频器的基础上,设计了一款双级结构分频器,采用系数自适应分配技术,显著提升了分频器的工作频率,并有效降低功耗。基于45nm CMOS工艺进行仿真,结果表明:该分频器最高工作频率可达8GHz,在1GHz时,49分频的双级可编程分频器功耗仅为63μW,在8GHz时,功耗为312μW。与典型的约翰逊结构相比,双级分频器工作频率可提升1.6倍,在分频器系数设置为6时,最大功耗优化比达到51.82%。