咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >PCIE2.0中8b/10b编码器的实现与扩展 收藏

PCIE2.0中8b/10b编码器的实现与扩展

Implementation and Extension of 8b/10b Encoder in PCIE2.0

作     者:蔡万楼 赵建中 吕英杰 Cai Wanlou;Zhao Jianzhong;LüYingjie

作者机构:南开大学电子信息与光学工程学院天津300457 中国科学院微电子研究所智能感知中心北京100029 

出 版 物:《南开大学学报(自然科学版)》 (Acta Scientiarum Naturalium Universitatis Nankaiensis)

年 卷 期:2019年第52卷第2期

页      面:34-38页

学科分类:080902[工学-电路与系统] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

主  题:8b/10b编码 流水线设计 高速接口 PCIE2.0 

摘      要:针对用于PCIE2.0物理层的8b/10b编码器及其扩展的16b/20b编码器,设计了一种新的实现方式.将8b/10b编码分为5b/6b编码和3b/4b编码两个子模块,根据PCIE2.0协议中规定的编码表采用极性分组和卡诺图化简的方式得到子模块逻辑表达式并组合实现8b/10b编码.然后分析了由其扩展的16b/20b编码器中3种不同流水线级数的实现方式,使用Synopsys的Design Compiler工具在SMIC55 nm工艺下进行综合,在250 M时钟频率下的组合逻辑资源面积仅为223μm^2,并根据综合结果分析了流水线级数对编码器性能的影响.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分