联合载波恢复的高速均衡器设计及ASIC实现
Design and ASIC realization of high speed equalization combining carrier recovery作者机构:清华大学电子工程系北京100084
出 版 物:《清华大学学报(自然科学版)》 (Journal of Tsinghua University(Science and Technology))
年 卷 期:2012年第52卷第12期
页 面:1698-1702页
核心收录:
学科分类:0810[工学-信息与通信工程] 08[工学] 0805[工学-材料科学与工程(可授工学、理学学位)] 081001[工学-通信与信息系统] 0701[理学-数学] 0812[工学-计算机科学与技术(可授工学、理学学位)]
基 金:国家科技重大专项(2011ZX03004-001-01) 国家自然科学基金重点项目(61132002)
主 题:单载波超宽带 并行均衡器 联合载波恢复 ASIC实现
摘 要:单载波超宽带均衡器面临高达600Mb/s速率的挑战,同时要满足高性能、低复杂度以及低功耗的要求。传统均衡器无法同时满足上述要求。为克服传统均衡器结构的不足,该文提出了一种载波恢复与并行均衡器联合的环路结构。仿真结果表明该环路结构同时消除了码间干扰以及载波频偏,达到系统所需的性能要求。整个单载波超宽带接收机在台积电(TSMC)0.13um CMOS工艺下实现了流片,流片结果表明具有联合环路结构的均衡器功耗仅为12.4mW,仅占整个芯片功耗的4%,面积为1.8mm×0.9mm,占整个芯片面积的10%,满足低功耗和低复杂度的需求。