咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >快速单精度浮点运算器的设计与实现 收藏

快速单精度浮点运算器的设计与实现

Design and implementation of fast single-precision floating-point arithmetic unit

作     者:田红丽 闫会强 赵红东 TIAN Hong-li;YAN Hui-qiang;ZHAO Hong-dong

作者机构:河北工业大学计算机科学与软件学院天津300401 河北工业大学信息工程学院天津300130 

出 版 物:《河北工业大学学报》 (Journal of Hebei University of Technology)

年 卷 期:2011年第40卷第3期

页      面:74-78页

学科分类:08[工学] 081201[工学-计算机系统结构] 0812[工学-计算机科学与技术(可授工学、理学学位)] 

基  金:河北省自然科学基金(F2007000096) 

主  题:FPGA(现场可编程逻辑门阵列) 单精度 并行处理 并行加法器 阵列乘法器 阵列除法器 

摘      要:浮点运算单元FPU(Floating-point Unit)在当前CPU的运算中地位越来越重要,论文中实现了一种基于FPGA的快速单精度浮点运算器.该运算器采用了流水线和并行计算技术,使得浮点数运算的速度有了显著的提高.在QUARTUSII 7.1系统上对运算器已仿真成功,结果表明它可以运行在40.5MHz时钟工作频率下,能快速准确地完成各种加、减、乘和除算术运算.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分