咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于比特重排的减少机顶盒芯片DDR接口SSN的方法 收藏

基于比特重排的减少机顶盒芯片DDR接口SSN的方法

A Bit-Rearrangement Based Method to Reduce SSN of DDR Interface in STB Chip Design

作     者:梁骏 叶剑兵 王洪海 张明 LIANG Jun;YE Jian-bing;WANG Hong-hai;ZHANG Ming

作者机构:浙江大学信息与通信工程研究所浙江杭州310027 杭州国芯科技股份有限公司浙江杭州310027 

出 版 物:《电子学报》 (Acta Electronica Sinica)

年 卷 期:2014年第42卷第3期

页      面:583-586页

核心收录:

学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

基  金:国家自然科学基金(No.61072081 No.61271338) 国家科技重大专项(No.2009ZX01033-001-007) 

主  题:DDR SDRAM(双速率静态随机访问存储器) SSN(同步开关噪音) QFP(四方型扁平式封装) 比特重排 

摘      要:封装电感引起的SSN(Simultaneous Switching Noise,同步开关噪音)效应阻碍低成本QFP(Quad Flat Package,四方型扁平式封装)封装的机顶盒芯片的DDR SDRAM(Double Data Rate Static Random Access Memory,双速率静态随机访问存储器,DDR)接口的传输频率.本文利用视频数据的相关性,及DDR颗粒的数据比特可以任意交换的特点,提出对DDR接口数据进行数据比特重排的方法来降低SSN效应.视频解码器使用到的数据在二维空间上高度相关.在DDR接口版图设计时将高比特位的数据与低比特位的数据在空间上交错放置,可使得DDR接口的电流分布更加平衡,减少通过封装寄生电感的平均电流,最终减少SSN.本文提出的方法成功用于台积电55rm工艺高清机顶盒芯片的设计.QFP封装的样片的DDR接口传输速率达到1066Mbps.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分