咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种8位32MS/s的流水线型模数转换器设计 收藏

一种8位32MS/s的流水线型模数转换器设计

Design of an 8-bit 32MS/s Pipelined ADC

作     者:盛君莉 唐长文 SHENG Junli;TANG Zhangwen

作者机构:复旦大学专用集成电路与系统国家重点实验室上海201203 

出 版 物:《固体电子学研究与进展》 (Research & Progress of SSE)

年 卷 期:2017年第37卷第1期

页      面:52-56页

学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

基  金:中国自然科学基金资助项目(61376036) 中国专用集成电路与系统重点实验室基金资助项目(2015MS010) 

主  题:流水线型模数转换器 参数估计 模型 低功耗 

摘      要:基于电子不停车收费系统(ETC)接收机的要求,在TSMC018μm工艺下设计并实现一种8bit 32 MS/s流水线型模数转换器。通过详细理论分析确定设计参数和电路模型,通过运放共享以及带有增益自举的套筒式运算放大器和开关电容共模反馈电路降低电路的静态功耗,通过动态比较器以及静态锁存结构降低电路的动态功耗,使得功耗降低为原来的一半。测试结果显示ADC输入摆幅-0.4~0.4V下,功耗5.017mA,非使能状态下功耗0.567μA,信噪比(SNR)49.21dB,有效位(ENOB)7.77bit,无杂散噪声(SFDR)65.41dB,面积580μm×450μm。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分