版图面积受限POR电路中复位延迟问题的研究
Design Technique for Generating Large Delay in Area-Constraint Power-On Reset Circuit作者机构:中国科学院电子学研究所 中国科学院研究生院
出 版 物:《电子与信息学报》 (Journal of Electronics & Information Technology)
年 卷 期:2010年第32卷第6期
页 面:1389-1394页
核心收录:
学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学]
主 题:VLSI ASIC 可编程逻辑器件 延时电路 上电复位电路
摘 要:针对上电复位电路中实现毫秒级复位时间的电阻和电容所需面积过大的问题,该文给出了一种基于指数时间扩展技术的面积有效的延时电路。该电路利用环形振荡器产生信号的周期作为参考单位延时,通过异步分频实现增大的指数倍的延时,能在节省芯片面积的情况下实现毫秒级延时,在上电复位电路中实现足够长的复位时间。同时,该文给出了SMIC 0.18μm工艺下设计的SPICE仿真和实验测试结果。实现延迟时间0.91ms和54.9ms时,电路版图面积分别约为172μm×75μm和172μm×95μm。与通常的RC方法相比,实现相同的延时至少各节省约82.8%和97%的面积。