咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >用RLC互连线模型实现时钟电路的动态优化 收藏

用RLC互连线模型实现时钟电路的动态优化

Exploiting clock circuit dynamical optimization using RLC interconnect model

作     者:魏敬和 陈军宁 柯导明 WEI Jing-he;CHEN Jun-ning;KE Dao-ming

作者机构:安徽大学电子科学与技术学院安徽合肥230039 

出 版 物:《中国科学技术大学学报》 (JUSTC)

年 卷 期:2006年第36卷第3期

页      面:338-343页

核心收录:

学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

基  金:国家自然科学基金(60276042) 安徽省自然科学基金(01042104)资助 

主  题:信号完整性 互连线 深亚微米 缓冲器 

摘      要:根据RLC互连线的二极点模型,得到一个简单的估算信号延迟和上升沿的解析表达式,并利用其实现对高速时钟电路动态优化设计,以保证信号在传输过程中不失真;同时设计了一个模拟器来验证时钟电路的性能.模拟结果表明,我们的算法降低了计算的复杂度,缩短了时钟电路优化的时间.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分