基于低功耗双边沿D触发器的任意进制异步计数器设计
Design of module-N asynchronous counter consisting of low power double-edge-triggered D flip-flop作者机构:金华职业技术学院浙江金华321017 浙江大学信息与电子工程系浙江杭州310028
出 版 物:《浙江大学学报(理学版)》 (Journal of Zhejiang University(Science Edition))
年 卷 期:2007年第34卷第5期
页 面:524-528页
核心收录:
学科分类:07[理学] 08[工学] 070104[理学-应用数学] 081101[工学-控制理论与控制工程] 0701[理学-数学] 0811[工学-控制科学与工程]
摘 要:从D触发器激励表入手,分别给出了采用单边沿D触发器和双边沿D触发器的2n进制异步加法计数器、减法计数器的设计方法.在此基础上,采用逻辑函数修改技术,通过实例讨论了基于单边沿D触发器和双边沿D触发器的异步任意进制计数器的设计.该设计方法方便,快速,具有一定的实用意义.