Viterbi译码器VLSI设计中幸存路径存储管理的新方法
A Novel Approach to the Servivor Memory Management in Viterbi Decoder VLSI Desing作者机构:浙江大学CAD&CG国家重点实验室
出 版 物:《电子学报》 (Acta Electronica Sinica)
年 卷 期:1996年第24卷第2期
页 面:124-127页
核心收录:
学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学]
主 题:Viterbi译码器 幸存路径存储 VLSI 集成电路
摘 要:Viterbi译码器中幸存路径存储管理一直沿袭两种传统方法─寄存器交换法与回索法。寄存器交换法内连线机制过于复杂,不利用大状态数译码器的硬件实现;回索法需采用大量额外存储单元作为缓冲,译码延迟亦较大。本文提出了一种幸存路径存储管理的新方法─寄存器/三态门回索法,结合了以上两种传统方法的优点,克服了它们的不足,极适合于Viterbi译码器的VLSI实现。