高速并行DSP自适应数字波束形成系统及算法研究
作者单位:电子科技大学
学位级别:硕士
导师姓名:龚耀寰
授予年度:2001年
学科分类:11[军事学] 080904[工学-电磁场与微波技术] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 110503[军事学-军事通信学] 0810[工学-信息与通信工程] 1105[军事学-军队指挥学] 1104[军事学-战术学] 082601[工学-武器系统与运用工程] 081105[工学-导航、制导与控制] 0826[工学-兵器科学与技术] 081001[工学-通信与信息系统] 081002[工学-信号与信息处理] 0811[工学-控制科学与工程]
主 题:干扰置零 雷达 数字信号处理器 高速并行处理 数字波束形成 可编程逻辑器件
摘 要:基于数字波束形成(DBF)的自适应阵列干扰置零技术能够大为提高雷达系 统的抗干扰能力,是新一代军用雷达必须采用的关键技术。 本论文讨论高速并行DSP自适应数字波束形成处理机系统,包括QRD-SMI 并行算法,基于Systolic和Wavefront阵列的并行处理原理,及软硬件实验平台 的方案、设计、研制。论文在最后给出了在处理机实验平台上进行的接收DBF 和发射DBF的实验结果。结果表明了算法的有效性,而且,由于运用了并行处 理方法,大大提高了处理速度,系统达到了实时处理的要求。本论文还对可编程 逻辑器件的开发作了简单的介绍。