咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于NiosⅡ的MIL-STD-1553B总线接口测试仿真卡 收藏
基于NiosⅡ的MIL-STD-1553B总线接口测试仿真卡

基于NiosⅡ的MIL-STD-1553B总线接口测试仿真卡

作     者:聂俊伟 

作者单位:电子科技大学 

学位级别:硕士

导师姓名:彭启琮

授予年度:2008年

学科分类:08[工学] 0802[工学-机械工程] 080201[工学-机械制造及其自动化] 

主      题:MIL-STD-1553B SOPC技术 NiosⅡ嵌入式软核 总线接口测试仿真卡 

摘      要:MIL-STD-1553B的全称是:飞机内部时分制指令/响应式多路传输数据总线,它是美国国防部于上个世纪八十年代颁布的军用数据总线,以其优异的性能为航空电子系统提供了一个数据交换网络,是航空电子系统集成的纽带,其通信完成的质量直接影响航空电子系统设计的成败。我国于上个世纪末引进了该数据总线标准,目前它已广泛应用于我国的国防建设和民航通信中。 本文力图设计符合MIL-STD-1553B总线标准的接口测试仿真卡,为各种航空电子设备的数据测试提供虚拟环境,验证航空电子设备的运行是否正常。结合目前新型的SOPC技术和NiosⅡ嵌入式软核技术,本文构建了1553B总线接口测试仿真卡的底层系统,主要实现1553B数据总线协议的底层通信机制,其主体功能均在一块FPGA芯片里完成。相较于国外公司生产的专用总线协议处理器芯片,以及国内大部公司分采用的FPGA+DSP的设计方案,本文的设计方法降低了成本,提高了集成度。 本文对测试仿真卡的底层系统的各模块作了详尽的介绍,给出了时序仿真图和数据测试结果。验证表明,设计出的底层系统具有实际使用价值,并为将来测试仿真卡的上层实现提供技术储备。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分