咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于Cadence软件的高速电路信号完整性仿真 收藏
基于Cadence软件的高速电路信号完整性仿真

基于Cadence软件的高速电路信号完整性仿真

作     者:周楠 

作者单位:云南大学 

学位级别:硕士

导师姓名:陈建华

授予年度:2011年

学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

主      题:信号完整性 电路板 仿真 Cadence 高速 

摘      要:伴随通信技术和电子技术的迅速发展,信号频率不断提高。与此同时,随着高速电路应用的快速增多,高速器件和高速芯片也越来越被广泛使用。高频数字电路系统的设计技术相当复杂,特别是大规模,超大规模集成电路被越来越多的应用于设计电路系统中,芯片、器件的集成规模越来越大,而体积却越来越小,引脚数越来越多,频率也越来越高,随之引起的信号完整性问题也变得越来越突出,越来越引发工程领域的关注。由此可见,在当今迅速发展的电子与通信设计领域,由于IC芯片复杂构成的电子系统正朝着体积小,规模大,频率高的方向飞速发展。这样就会带来一个严重的问题,即电子设计的体积渐小导致电路的布线布局密度渐大,而于此同时信号的频率却还在不断上升,从而使得一个设计能否成功的关键因素便成为如何处理高速信号问题。 本课题主要研究高速电路板信号特性,择优布置线路,并分析其信号完整性问题。在本文中首先介绍信号完整性的研究背景,接着介绍Cadence软件的功能及其使用。然后介绍高速电路板的设计方法,并运用Cadence软件对高速信号进行完整性仿真,测得波形及其相关数据后进行详细的量化分析。通过对电路板上高速信号线的调整,排除干扰,得到输出信号的最佳结果。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分