咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于高速SerDes中非等值尾电流源技术的新型高线性度相位插... 收藏

基于高速SerDes中非等值尾电流源技术的新型高线性度相位插值器设计

A Non-Equivalent Tail Current Source Based New Phase Interpolator with High Linearity for High-Speed SerDes

作     者:郭凯乐 王和明 刘涛 陆德超 GUO Kaile;WANG Heming;LIU Tao;LU Dechao

作者机构:空军工程大学防空反导学院西安710051 

出 版 物:《空军工程大学学报(自然科学版)》 (Journal of Air Force Engineering University(Natural Science Edition))

年 卷 期:2020年第21卷第4期

页      面:61-67页

核心收录:

学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

基  金:国家重点研发计划(2018YFB2202300) 

主  题:时钟数据恢复电路 非等值电流源 相位差值器 线性度 

摘      要:为解决高速串行接口(SerDes)中时钟数据恢复电路(CDR)的恢复时钟抖动较大的问题,设计了一种基于非等值尾电流源技术的新型高速高线性度相位插值器。该技术在分析相位插值器输入控制码和输出时钟相位产生非线性机理的基础上,通过计算晶体管电路中插值器输出时钟相位与尾电流源权重的反函数关系,精确设计了相位插值器中尾电流源阵列参数,实现了高速率下相位插值器的高线性度关系,有效提高了CDR恢复时钟抖动性能。通过设计一款基于CMOS 65 nm工艺的22 Gb/s SerDes接收机对该技术进行了验证。电路后端仿真结果表明:相较于传统结构,该相位插值器线性度提高了55.1%,CDR恢复时钟的抖动性能提高了22.5%。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分