面向低电压供电数字电路的容错计算系统结构设计
Fault-Tolerance Computing Architecture Design for Low Suppling Voltage作者机构:电子科技大学通信抗干扰技术国家级重点实验室成都611731
出 版 物:《电子科技大学学报》 (Journal of University of Electronic Science and Technology of China)
年 卷 期:2013年第42卷第6期
页 面:831-835,847页
核心收录:
学科分类:0808[工学-电气工程] 0809[工学-电子科学与技术(可授工学、理学学位)] 080902[工学-电路与系统] 08[工学]
基 金:国家自然科学基金(61101033 61070696)
主 题:容错 低功耗电子 缩短精度冗余 冗余余数系统 三模冗余
摘 要:为实现低功耗设计,数字电路的工作电压被不断降低,使得电路计算呈现概率特性。针对电路概率特性的实际应用,提出了将缩短精度冗余(RPR)算法与三模冗余(TMR)算法和冗余余数系统(RRNS)纠错算法结合的错误容忍的DSP系统设计方法,即RPR-TMR结构和RPR-RRNS结构;比较分析了PR-TMR和RPR-RRNS结构的综合性能,在低电压供电条件下该结构可以改善电路的性能,从而为概率器件在DSP中的应用提供了一种可行的设计思路。