咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一个自调谐,自适应的1.9GHz分数/整数频率综合器 收藏

一个自调谐,自适应的1.9GHz分数/整数频率综合器

A Self-Tuning,Adaptive 1.9GHz Fractional-N/Integer Frequency Synthesizer

作     者:黄水龙 王志华 马槐楠 HUANG Shui-long;WANG Zhi-hua;MA Huai-nan

作者机构:清华大学电子工程系 清华大学微电子所北京100084 

出 版 物:《电子学报》 (Acta Electronica Sinica)

年 卷 期:2006年第34卷第5期

页      面:769-773页

核心收录:

学科分类:0808[工学-电气工程] 0809[工学-电子科学与技术(可授工学、理学学位)] 080902[工学-电路与系统] 08[工学] 

基  金:国家863高技术研究发展计划(No.60475018) 国家973重点基础研究发展规划(No.G2000036508) 

主  题:频率综合器 压控振荡器 鉴相鉴频器 电荷泵 自调谐 自适应 

摘      要:本文提出了一个具有自调谐,自适应功能的1.9GHz的分数/整数锁相环频率综合器.该频率综合器采用模拟调谐和数字调谐相结合的技术来提高相位噪声性能.自适应环路被用来实现带宽自动调整,可以缩短环路的建立时间.通过打开或者关断ΣΔ调制器的输出来实现分数和整数分频两种工作模式,仅用一个可编程计数器实现吞脉冲分频器的功能.采用偏置滤波技术以及差分电感,在片压控振荡器具有很低的相位噪声;通过采用开关电容阵列,该压控振荡器可以工作在1.7GHz^2.1GHz的调谐范围.该频率综合器采用0.18μm,1.8VSM IC CMOS工艺实现.SpectreVerilog仿真表明:该频率综合器的环路带宽约为100kHz,在600kHz处的相位噪声优于-123dBc/Hz,具有小于15μs的锁定时间.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分