基于FPGA的高速FIR滤波器的设计与实现
Design and Implementation of a High Speed FIR Filter Based on FPGA作者机构:中国科学院微电子研究所北京100029
出 版 物:《微电子学》 (Microelectronics)
年 卷 期:2013年第43卷第4期
页 面:537-540页
学科分类:080902[工学-电路与系统] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学]
主 题:有限脉冲响应滤波器 分布式算法 OBC编码 现场可编程门阵列
摘 要:对FIR滤波器中的乘法如何在FPGA得到高效实现进行了研究。结合FPGA查找表结构,兼顾资源和速度的要求,采用改进的分布式算法,设计了20阶常系数FIR滤波器。在此基础上,用OBC编码对其查找表进一步优化。最后,在ISE13.1下进行综合,并在Modelsim下进行仿真,用Matlab分析得到的数据频谱,以确定达到设计效果。结果表明,该设计既节省了FPGA的资源占用,又提高了运行速度。