基于SOVA算法的Turbo译码器的设计与优化
Design and Optimization of Turbo Decoder Based on SOVA Algorithm作者机构:暨南大学电子工程系广州510632
出 版 物:《计算机工程》 (Computer Engineering)
年 卷 期:2007年第33卷第7期
页 面:227-228,231页
核心收录:
学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学]
基 金:广州市科技攻关计划基金资助重点项目(2004Z3-D0321)
摘 要:给出了基于SOVA算法的Turbo译码器的硬件设计系统结构,通过对关键模块的硬件资源占有及译码时序的分析,提出了减少硬件资源、降低硬件功耗以及提高译码速度、减少译码时延的优化设计方案。采用NC Simulator的仿真分析以及Cyclone II系列FPGA芯片的硬件测试表明,该文提出的优化设计方案减少了约40%的硬件资源,且译码速度提高了约60%,达到了降低功耗和提高速度的双重功效。