FPGA的布线结构参数Fc对其功耗的影响
Effect of FPGA's routing architecture parameters on its power comsumption作者机构:浙江大学电子电路与信息系统研究所杭州310027浙江大学VLSI设计研究所杭州310027 浙江大学电子电路与信息系统研究所杭州310027 浙江大学VLSI设计研究所杭州310027
出 版 物:《高技术通讯》 (Chinese High Technology Letters)
年 卷 期:2005年第15卷第10期
页 面:16-20页
核心收录:
学科分类:0810[工学-信息与通信工程] 0809[工学-电子科学与技术(可授工学、理学学位)] 080902[工学-电路与系统] 08[工学] 0805[工学-材料科学与工程(可授工学、理学学位)] 081201[工学-计算机系统结构] 0812[工学-计算机科学与技术(可授工学、理学学位)]
基 金:中国科学院资助项目
主 题:FPGA 低功耗设计 降低功耗 布线结构 结构参数 Fc 输出端口 输入端口 等效电路 频率估算
摘 要:为了降低FPGA功耗,使用开关级模型,在不同的布线结构参数--输入端口和输出端口的连接块复杂度(Fc,input;Fc,output)设置下,研究了FPGA的功耗利用率问题.提出了基于LUT和逻辑块结构的FPGA,使用fpgaEVA-LP构架,给出了估计电容的FPGA基元的等效电路,通过同时分析电容和开关转换频率估算了功耗.实验数据结果表明,设置Fc,input为0.8、Fc,output为0.3最有利于低功耗设计,从而得到了利于低功耗设计的合理布线结构参数值.