一种减少TFT显示板上闸驱动器输出电晶体应力效应的设计
Reducing the Stress on the Output Transistors of On-Panel TFT Gate Drivers作者机构:逢甲大学电子工程系电机与通讯工程研究所中国台湾
出 版 物:《电子器件》 (Chinese Journal of Electron Devices)
年 卷 期:2008年第31卷第1期
页 面:124-129页
学科分类:0810[工学-信息与通信工程] 08[工学] 081001[工学-通信与信息系统]
主 题:应力效应 可靠性 放电路径 闸驱动器 薄膜电晶体 液晶显示器
摘 要:为了降低TFT-LCD闸驱动电路中电晶体因長期承受高的闸电压应力造成門限(Threshold)电压之劣化现象,本研究中用双下拉结构与放电路徑方式设计了一个高可靠性的TFT-LCD面板整合(On-panel)闸驱动电路。其中,交互道通的双下拉结构減少下拉电晶体的承力時間;放电路径则将输出驱动电晶体高的闸极电压及時洩放。所提结构由台积电(TSMC)0 .35μmCMOS制程技术制作之评估晶片经测试显示,门限电压的偏移量減少了近45 % ,改善效果极为显著。应用到α-Si TFT-LCD面板整合闸驱动器上,其成效当可预期。