数字匹配滤波器VHDL软核的设计与实现
作者机构:电子第54研究所石家庄050081
出 版 物:《无线电通信技术》 (Radio Communications Technology)
年 卷 期:2002年第28卷第4期
页 面:51-53页
学科分类:0810[工学-信息与通信工程] 080902[工学-电路与系统] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 081001[工学-通信与信息系统]
摘 要:匹配滤波器是扩频系统中常用的捕获方法之一。本数字匹配滤波器软核用VHDL语言,采用参数化方法实现。根据数字匹配滤波器的结构,选择扩频码长度、采样点的个数等几个相关的变量作为可变的参数来设计。随时间的推移,还可以选用新的FPGA来降低成本,增加可靠性,或者制作成ASIC。