咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >无短环不规则QC_LDPC码的快速编码及联合译码 收藏

无短环不规则QC_LDPC码的快速编码及联合译码

Fast coding and joint decoding of irregular QC_LDPC codes without short-cycle

作     者:刘蕾 孙书龙 常亮 李华旺 LIU Lei;SUN Shulong;CHANG Liang;LI Huawang

作者机构:中国科学院上海微系统所上海200050 上海微小卫星工程中心上海200120 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2015年第38卷第17期

页      面:34-37页

学科分类:07[理学] 08[工学] 070104[理学-应用数学] 081101[工学-控制理论与控制工程] 0701[理学-数学] 0811[工学-控制科学与工程] 

主  题:低密度奇偶校验码 不规则码 部分并行结构 FPGA 

摘      要:基于不规则部分并行结构设计了一种高吞吐量,低复杂度,码长码率可变且去除四环的低密度奇偶校验LDPC码及其译码结构实现方案,该编码结构可针对不同码长的不规则部分并行结构LDPC码进行扩展,译码器采用缩放最小和定点(Sum-Min)算法实现译码,中间信息节点存储器地址采用格雷码编码,降低动态功耗;采用Xilinx公司的Virtex-5XC5Vt X150T-ff1156FPGA芯片设计了一款码长1 270,码率1 2的不规则部分并行LDPC码的编码器和译码器。综合结果表明:该编码器信息吞吐量为2.52 Gb/s,译码器在10次迭代的情况下信息吞吐率达到44 Mb/s。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分