基于时间域建模的晶闸管调压装置缓冲电路设计
Research and Design on Snubber Circuits of Thyristor Voltage Regulator Based on Time-Domain Modeling作者机构:哈尔滨工业大学电气工程及自动化学院哈尔滨150001
出 版 物:《电工技术学报》 (Transactions of China Electrotechnical Society)
年 卷 期:2012年第27卷第1期
页 面:196-201页
核心收录:
学科分类:080801[工学-电机与电器] 0808[工学-电气工程] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学]
基 金:国家自然科学基金重大国际合作项目(607201060062) 中央高校基本科研业务费专项资金(HIT NSRIF 2010100)资助
摘 要:三相晶闸管交流调压器由于传输线特性、器件半控性和负载电路的影响,在导通和关断瞬间极易造成过电压、过电流和电压电流瞬变现象。RC缓冲电路能有效抑制上述冲击,然而RC参数会影响驱动装置的损耗,如何获得最佳的参数匹配是需要解决的问题。本文按照时间域建模方法分析了一个导通周期内的晶闸管外特性,针对带有缓冲电路的模型,构建了晶闸管能耗指标和对系统冲击的数学描述。提出了将冲击作为约束条件,通过优化能耗指标,配置缓冲电路参数来实现节能抑制冲击的思想。借助Matlab工具得到了最佳参数配置。仿真曲线和实验波形表明优化的缓冲电路参数可以有效抑制系统的冲击并减少能耗,证明了这一设计的有效性。