咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种I^2C总线接口的串行时钟芯片 收藏

一种I^2C总线接口的串行时钟芯片

A serial clock chip with I^2C bus interfaces

作     者:应建华 陈艳 郭艳 Ying Jianhua;Chen Yan;Guo Yan

作者机构:华中科技大学电子科学与技术系湖北武汉430074 

出 版 物:《华中科技大学学报(自然科学版)》 (Journal of Huazhong University of Science and Technology(Natural Science Edition))

年 卷 期:2006年第34卷第5期

页      面:62-64页

核心收录:

学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 081203[工学-计算机应用技术] 08[工学] 0835[工学-软件工程] 0811[工学-控制科学与工程] 0812[工学-计算机科学与技术(可授工学、理学学位)] 

基  金:湖北省信息产业专项资金资助项目(05060) 

主  题:I^2C总线 实时时钟 串行接口 静态随机存储器 

摘      要:论述了一种采用I2C总线接口的串行实时时钟芯片的设计方法.该芯片是一个低功耗、完全BCD码的时钟/日历芯片,地址和数据通过I2C双向数据总线串行传输.时钟/日历提供秒、分、时、日、星期、月和年的时间信息;集成的249 byte的静态随机存储器(SRAM)可用于存储临时信息;内置了电源电压监控电路,可使芯片在掉电时自动转入电池供电模式,并对SRAM进行掉电保护;与微处理器连接时,只占用CPU的2条I/O口线(SDA口线和SCL口线),数据传输速率最高可达400 kHz.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分