Altera FPGA和HMC技术结合满足下一代存储器需求
作者机构:Altera公司
出 版 物:《中国电子商情》 (China Electronic Market)
年 卷 期:2014年第6期
页 面:21-23页
学科分类:0403[教育学-体育学] 04[教育学] 081401[工学-岩土工程] 08[工学] 0814[工学-土木工程]
主 题:存储器带宽 DDR Altera FPGA FPGA 下一代 HMC 需求
摘 要:随着高性能计算(H P C)、网络直至服务器类等大量的应用,对存储器带宽的要求越来越高,D D R等传统存储器系统的延时和密度指标无法满足日益增长的需求。一是下一代需求一般要求存储器带宽每两年翻倍,而DDR等传统存储器只能支持存储器带宽每四到五年翻倍。二是下一代系统需要更多的通用I/O以达到系统总带宽目标。DDR4、SDRAM等传统的存储器可提供每秒3.2Gbps/pin的速率,目前还没有高于这一速率的路线图。三是下一代系统对性能、低功耗以及小外形封装的要求越来越高,而从传统DRAM技术的功耗(pj/bit)和带宽与时间的关系来看,从2012年往后4年,传统DRAM技术在性能上还会继续提高,但功耗下降的速率却在减小。从需求来看,下一代系统需要的存储器不仅可大幅提高每秒吉字节(G B/s)带宽,而且还能够有效降低功耗,而这正是混合立方存储器(H M C)等串行存储器解决方案的优势所在。HMC技术的带宽更高,而功耗远远低于传统的DRAM技术,这为传统存储器方案提供了替代方案。