一种易于硬件实现的运动估计算法及其VLSI实现
A block-matching algorithm based on hardware implementation and its VLSI architecture作者机构:西安电子科技大学综合业务网国家重点实验室陕西西安710071
出 版 物:《西安电子科技大学学报》 (Journal of Xidian University)
年 卷 期:2003年第30卷第2期
页 面:160-164页
核心收录:
学科分类:0810[工学-信息与通信工程] 08[工学] 081001[工学-通信与信息系统]
主 题:运动估计补偿 分层准全搜索法 并行处理 流水线 硬件结构 FPGA 数据存储 视频编码
摘 要:综合考虑硬件成本和运动估计的精度,提出了一种易于硬件实现的运动估计算法,称之为分层准全搜索法.在串行输入以100%效率并行处理的硬件结构的基础上,进一步采用并行处理结构和流水线处理的方式,并结合了分层搜索的思想.所使用的硬件资源是全搜索法的四分之一,而且降低了系统时钟,从而降低了成本.实验结果表明算法得到的PSNR和全搜索匹配法可比,比其他快速搜索算法要好.文中结合H 263图像编解码器的实现,提出了一种并行处理时的数据存储方案,大大节省了片内存储器,从而又节省了系统功率和成本,已用FPGA实现了这种算法.