结合版图结构信息的基本门电路故障概率估计
The Estimation of Fault Probability of Elementary Gates Based on the Layout Structure Information作者机构:同济大学计算机科学与技术系上海201804
出 版 物:《电子学报》 (Acta Electronica Sinica)
年 卷 期:2012年第40卷第2期
页 面:235-240页
核心收录:
学科分类:08[工学] 081201[工学-计算机系统结构] 0812[工学-计算机科学与技术(可授工学、理学学位)]
基 金:国家科技部973计划(No.2005CB321604)
主 题:缺陷模型 缺陷粒径概率分布 版图结构信息 基本门故障概率 门级电路可靠性评估
摘 要:在门级电路可靠性估计方法中,基本门的故障概率P一般采用经验值或人为设定.本文结合基本门的版图结构信息,综合考虑了设计尺寸及缺陷特性等因素,分析了不同缺陷模型下的粒径分布数据,给出了缺陷模型粒径概率密度分布函数的参数c的计算算法,并推导出了P的计算模型.理论分析与在ISCAS85及74系列电路上的实验结果表明,缺陷的分段线性插值模型能较准确地描述电路可靠性模型的低层真实缺陷.对ISCAS85基准电路采用本文方法所得到的电路可靠度与采用美国军用标准MIL-HDBK-217方法所得到的计算结果进行了比较,验证了本文所建P模型的合理性.