RISC/DSP处理器数据转发机制设计
Design of Bypassing Mechanism of RISC?DSP Processor作者机构:浙江大学信息与电子工程学系杭州310027
出 版 物:《计算机辅助设计与图形学学报》 (Journal of Computer-Aided Design & Computer Graphics)
年 卷 期:2006年第18卷第7期
页 面:999-1004页
核心收录:
学科分类:08[工学] 0835[工学-软件工程] 081101[工学-控制理论与控制工程] 0811[工学-控制科学与工程] 081201[工学-计算机系统结构] 081102[工学-检测技术与自动化装置] 0812[工学-计算机科学与技术(可授工学、理学学位)]
基 金:国家"八六三"高技术研究发展计划基金(2002AA1Z1140 863-SOC-Y-3-2) 霍英东教育基金(94031)
主 题:RISC/DSP处理器 流水线 数据转发 电路时延
摘 要:针对一种RISC/DSP结构处理器MediaDSP3201(MD32),给出了一种分布式数据转发机制设计策略,有效地避免了MD32在执行过程中不必要的流水线停顿,并通过“数据转发链模型实现.此策略在考虑转发效率的同时,通过电路优化避免转发电路对流水级时延的影响,以提高处理器整体性能.最后以MPEG解码程序为例,说明该策略以较小的硬件成本(占MD32资源的3.7%)有效地降低了CPI值,比集中式数据转发机制的处理性能提高了36%.