咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >门阵母片的硅编译 收藏

门阵母片的硅编译

Silicon Compilation of Gate Array Bases

作     者:薛华 童家榕 章开和 唐璞山 

作者机构:复旦大学电子工程系上海200433 

出 版 物:《计算机辅助设计与图形学学报》 (Journal of Computer-Aided Design & Computer Graphics)

年 卷 期:1991年第3卷第2期

页      面:11-17,10页

核心收录:

学科分类:1305[艺术学-设计学(可授艺术学、工学学位)] 13[艺术学] 08[工学] 080203[工学-机械设计及理论] 081304[工学-建筑技术科学] 0802[工学-机械工程] 0813[工学-建筑学] 080201[工学-机械制造及其自动化] 

主  题:母片 金属工艺 设计规则 通道容量 片设计 测试图形 动生 单元的 描述文件 工艺数据库 

摘      要:门阵列设计方法的基础就是依赖于一个预先设计的母片结构。母片设计的传统方法通常是设计者以人工的手段来写一个数据量大且烦琐的描述文件,包括象芯片规模、通道容量、基本单元的描述与定位,外围单元的描述与定位及以后布局、布线所需的模型数据等。国内流行的Daisy系统中的GateMaster就是采用这种方法。本文提出了一种根据关键数据来自动生成母片结构的硅编译方法。它可以适用于任何双层金属工艺与设计规则。基于该方法而实现的母片自动生成器BaseGen已作为双层金属布线CMOS门阵设计系统FELLOW的一个模块。它的输出可以是CIF 2.0描述的版图数据和DLL(Data Listing Language)格式的拓扑信息。BaseGen生成的母版系列已成功地设计了C2K(2500门)、C4K(4500门)和C6K(6500门)三个电路。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分