新型低功耗单/双边沿触发器的比较分析
Comparative Analysis of New Low-Power Single-and Double-Edge Flip-Flops作者机构:江南大学信息工程学院江苏无锡214122
出 版 物:《微电子学》 (Microelectronics)
年 卷 期:2010年第40卷第6期
页 面:836-839,843页
学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学]
基 金:科技部技术创新基金资助项目(07C26223201317)
主 题:能量回收 时钟分配网络 单边沿触发 双边沿触发 触发器
摘 要:在深入分析边沿触发器的功耗理论和时间特性的基础上,提出了新的设计方案。在SMIC 0.35μm CMOS标准工艺下,对该方案进行Spectre仿真,结果表明:新型结构比传统结构的延时下降48%左右,功耗下降26.22%。并且,在新设计方案中,双边沿触发器比单边沿触发器的延时下降36%,功耗下降19%。由此可见,新型边沿触发器,特别是新型双边沿触发器,不但能有效降低集成电路的功耗,而且对提高微系统的速度也有一定贡献。