高性能除法电路仿真与实现
Simulating and Implementation of High Performance Division作者机构:西北工业大学自动化学院陕西西安710072 中国科学院计算技术研究所北京100080
出 版 物:《仪表技术与传感器》 (Instrument Technique and Sensor)
年 卷 期:2006年第6期
页 面:38-39,60页
学科分类:08[工学] 081201[工学-计算机系统结构] 0812[工学-计算机科学与技术(可授工学、理学学位)]
摘 要:比较了当今主流处理器中除法器的几种算法,通过分析,得知SRT运算的硬件结构简单、面积小、功耗小。对SRT算法进行了改进,使用了两级重叠基-2使其变化为基-4的方法,速度较普通的基-2算法提高了1倍,而硬件代价却远小于基-4的方法。用verilog语言对其进行了描述,modelsim进行了功能仿真验证,synplicity进行综合。结果表明该电路具有较好的速度、面积和功耗的折衷。该除法器可以广泛地应用到各种嵌入式和通用处理器中,有很高的实用价值。