基于DSP Builder的数字调制器的设计
A Design Method of Digital Modulator Using DSP Builder作者机构:西北工业大学电子信息学院西安710129
出 版 物:《科学技术与工程》 (Science Technology and Engineering)
年 卷 期:2011年第11卷第2期
页 面:355-358,362页
学科分类:080902[工学-电路与系统] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学]
主 题:DSP Builder 直接数字频率合成器 四相相移键控 十六进制正交幅度调制 仿真
摘 要:设计使用DSP Builder实现了基于现场可编程门阵列(Field-Programmable Gates Array,FPGA)的数字调制器。首先,在Simulink中采用DSP Builder的模块建立直接数字频率合成器(Direct Digital Synthesizer,DDS)子系统模型,根据它分别建立四相相移键控(Quaternary Phase Shift Keying,QPSK)和十六进制正交幅度调制(16-Quadrature Amplitude Modulation,16QAM)系统模型;然后使用Signal Compiler工具生成与其对应的HDL设计文件和TCL脚本;最后使用Quartus Ⅱ和ModelSim共同完成功能和时序仿真。仿真结果表明该设计方法正确有效,可广泛应用于数字调制技术的FPGA实现。