一种基于Farrow滤波器的并行采样时间误差校正
A sample-timing error calibration for time-interleaved ADC based on Farrow filter作者机构:电子科技大学自动化工程学院成都611731
出 版 物:《电子测量与仪器学报》 (Journal of Electronic Measurement and Instrumentation)
年 卷 期:2010年第24卷第1期
页 面:50-54页
学科分类:081203[工学-计算机应用技术] 08[工学] 0835[工学-软件工程] 0812[工学-计算机科学与技术(可授工学、理学学位)]
主 题:时间交替 时间误差 Farrow滤波器 无杂散动态范围
摘 要:用Farrow结构滤波器对并行采样信号进行时间误差校正,通过DSPBuilder软件将设计的滤波器模型转化为硬件语言,利于FPGA实现。此方法在时间误差改变的情况下也无需改变滤波器系数,易于实时校正,适用范围宽广。随着过采样倍数的增大或滤波器阶数的增加,校正后信号无杂散动态范围SFDR提升幅度增大。实验结果表明该方法能有效抑制时间误差所引入的杂散频谱,提高信号的无杂散动态范围,具有较高可行性。