咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >BD2快速捕获方法的研究与FPGA实现 收藏

BD2快速捕获方法的研究与FPGA实现

Research and FPGA Implementation of Rapid Code Acquisition for BD2 Signal

作     者:陈宇 纪元法 孙希延 Chen Yu;Ji Yuanfa;Sun Xiyan

作者机构:桂林电子科技大学通信与信息学院桂林541004 广西精密导航技术与应用重点实验室桂林541004 

出 版 物:《数据采集与处理》 (Journal of Data Acquisition and Processing)

年 卷 期:2015年第30卷第3期

页      面:669-676页

核心收录:

学科分类:08[工学] 080401[工学-精密仪器及机械] 081105[工学-导航、制导与控制] 0804[工学-仪器科学与技术] 0825[工学-航空宇航科学与技术] 0811[工学-控制科学与工程] 

基  金:国家自然科学基金(61162007 61271284 61362005)资助项目 广西自然科学基金(2013GXNSFA019004 2014GXNSFAA118352 2014GXNSFBA118280)资助项目 广西无线宽带通信与信号处理重点实验室主任基金资助项目 

主  题:扩频通信 快速傅里叶变换 匹配滤波器 可编程阵列门 

摘      要:针对北斗二代B1频点伪码相对较长,传统匹配滤波捕获占用资源过大的问题,在数字匹配滤波器的基础上,介绍一种折叠匹配滤波器结合快速傅里叶变换并行捕获的方法,将传统的多普勒频移和码相位的二维搜索减少为码相位、多普勒频移并行的一维搜索,以此缩短捕获时间和减少资源的消耗。首先对算法的数学模型进行推导,然后对快速捕获的核心模块——sinc内插单元、折叠匹配滤波单元以及FFT谱分析单元的原理和FPGA电路实现进行了详细的论述。最后通过在Modelsim软件平台上的验证,证明了该实现方案具有设计合理、捕获速度快和资源消耗低的特点,在应用于北斗信号捕获的同时,还适用于其他系统的伪随机码捕获。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分