基于VLIW处理器的高性能数据通道设计及其VLSI实现
The VLSI Implementation of the High Performance Data Path Design in VLIW Processor作者机构:中国科学院研究生院中国科学院声学所北京100080
出 版 物:《电子学报》 (Acta Electronica Sinica)
年 卷 期:2003年第31卷第11期
页 面:1667-1670页
核心收录:
学科分类:08[工学] 081201[工学-计算机系统结构] 0812[工学-计算机科学与技术(可授工学、理学学位)]
基 金:国家重点基础研究发展规划 (973)项目 (No .G1 9990 32 90 4 )
主 题:高速数据通道 VLIW 微码 可重配置 VLSI设计
摘 要:本文提出一种新的基于VLIW处理器的层次化数据通道的VLSI结构 ,通过独特的微码结构 ,十分方便地得到了具有可配置特征的高速数据通道的控制模型 ,模型能有效地改善系统扩展所需要的灵活性 ,适合构建高性能的媒体处理器阵列 .运用VHDL语言实现的硬件设计通过了系统仿真 .10 0MHz时钟频率下的最大数据吞吐率可达1 2 8Gbit/s .