一个用于TCP协议中包重排序的硬件结构
Hardware Architecture for Packet Re-Ordering in TCP作者机构:华南理工大学软件学院广东广州510515 广东科学技术职业学院广东广州510640
出 版 物:《小型微型计算机系统》 (Journal of Chinese Computer Systems)
年 卷 期:2006年第27卷第4期
页 面:604-608页
核心收录:
学科分类:12[管理学] 1201[管理学-管理科学与工程(可授管理学、工学学位)] 08[工学] 081201[工学-计算机系统结构] 0812[工学-计算机科学与技术(可授工学、理学学位)]
摘 要:TCP协议是当前Internet中的基础协议.为了满足高端服务器的要求,其硬件实现机制已经成为当前的一个研究热点.主要介绍了TCP中乱序包重排序的一种硬件结构.该结构采用ZBT SRAM作为存储器件,以流水线方式完成重排序,性能满足高端服务器系统要求,具有很好的可扩展性.详细介绍了具体的设计原理和相关数据结构,对性能和关键参数的设置进行了分析.