咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于高性能SOC FPGA阵列的NVM验证架构设计与验证 收藏

基于高性能SOC FPGA阵列的NVM验证架构设计与验证

Design and Verification of NVM Control Architecture Based on High-Performance SOC FPGA Array

作     者:刘珂 蔡晓军 张志勇 赵梦莹 贾智平 Liu Ke;Cai Xiaojun;Zhang Zhiyong;Zhao Mengying;Jia Zhiping

作者机构:山东大学计算机科学与技术学院山东青岛262000 

出 版 物:《计算机研究与发展》 (Journal of Computer Research and Development)

年 卷 期:2018年第55卷第2期

页      面:265-272页

核心收录:

学科分类:0810[工学-信息与通信工程] 0808[工学-电气工程] 0839[工学-网络空间安全] 081203[工学-计算机应用技术] 08[工学] 0835[工学-软件工程] 0811[工学-控制科学与工程] 0812[工学-计算机科学与技术(可授工学、理学学位)] 

基  金:国家自然科学基金项目(61602274) 国家自然科学基金重点项目(61533011) 国家重点研发计划项目(2017YFB0902600)~~ 

主  题:非易失存储器 FPGA阵列 混合存储 NVM存储控制器 片上系统FPGA 

摘      要:新型非易失性存储器(non-volatile memory,NVM)技术日渐成熟,延迟越来越低,带宽越来越高,未来将不仅有可能取代以动态随机存储器(dynamic random access memory,DRAM)为代表的易失型存储设备在主存中的垄断地位,还有可能取代传统Flash和机械硬盘作为外存服务未来的计算机系统.如何综合各类新型存储的特性,设计高能效的存储架构,实现可应对大数据、云计算所需求的新型主存系统已经成为工业界和学术界的研究热点.提出基于高性能SOC FPGA阵列的NVM验证架构,互联多级FPGA,利用多层次FPGA结构扩展链接多片NVM.依据所提出的验证架构,设计了基于多层次FPGA的主从式NVM控制器,并完成适用于该架构的硬件原型设计.该架构不仅可以实现测试同类型多片NVM协同工作,也可以进行混合NVM存储管理方案验证.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分