咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >10 Gbit/s时钟恢复电路预处理模块的设计研究 收藏

10 Gbit/s时钟恢复电路预处理模块的设计研究

Design and Research on Preprocessor Module of 10 Gbit/s Clock Recovery Circuit

作     者:李静 朱恩 孙玲 周忻 LI Jing;ZHU En;SUN Ling;ZHOU Xin

作者机构:东南大学无线电工程系南京210096 

出 版 物:《电子器件》 (Chinese Journal of Electron Devices)

年 卷 期:2006年第29卷第2期

页      面:351-353页

核心收录:

学科分类:08[工学] 0803[工学-光学工程] 

主  题:时钟恢复电路 GaAs PHEMT工艺 预处理模块 乘法器 滤波 负阻 

摘      要:介绍了一种使用0.2μmGaAsPHEMT工艺实现的、可用于万兆以太网10GBASE-R标准的时钟恢复电路预处理模块的设计研究。电路核心部分由微分电路和选频电路组成。使用ADS软件对电路进行仿真,仿真结果表明该电路能满足实际应用。最后给出了在Cadence软件下画出的电路版图。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分