面向空间应用的双核容错微处理器的研究与实现
The Fault Tolerant System Duplicated Core Processor for Space Application作者机构:西北工业大学航空微电子中心769西安710072 西安微电子技术研究所西安710054 北京微电子技术研究所北京100076
出 版 物:《宇航学报》 (Journal of Astronautics)
年 卷 期:2007年第28卷第1期
页 面:188-193页
核心收录:
学科分类:08[工学] 081201[工学-计算机系统结构] 0812[工学-计算机科学与技术(可授工学、理学学位)]
摘 要:介绍了用双核微处理器实现的容错微处理器系统SPARC-V8FTS。该系统由两个同构微处理器与支持容错操作的容错管理模块组成。微处理器是基于SPRARC V8规范的32-bit微处理器。容错管理模块提供了错误检测、诊断、从“软故障中故障恢复,以及当发生“硬故障时,将系统配置成单一处理器继续执行的机制,以适应空间复杂环境应用。SPARC-V8FTS用较少的硬件实现了所有容错操作,以很低的性能损失达到了很高的系统可靠性。