咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >Radix-8复数除法器的设计与实现 收藏

Radix-8复数除法器的设计与实现

Design and Implementation of Radix-8 Complex Divider

作     者:王东 郑南宁 Milos D.ERCEGOVAC WANG Dong;ZHENG Nanning;Milo(s) D. ERCEGOVAC

作者机构:西安交通大学电子与信息工程学院西安710049 加州大学洛杉矶分校计算机科学系美国洛杉矶90024 

出 版 物:《西安交通大学学报》 (Journal of Xi'an Jiaotong University)

年 卷 期:2009年第43卷第10期

页      面:1-6页

核心收录:

学科分类:0810[工学-信息与通信工程] 08[工学] 0805[工学-材料科学与工程(可授工学、理学学位)] 081201[工学-计算机系统结构] 0812[工学-计算机科学与技术(可授工学、理学学位)] 

基  金:国家基础研究发展规划资助项目(2007CB311005) 国家高技术研究发展计划资助项目(2009AA01Z307,2006AA01Z192,2006AA01Z318) 国家留学基金委资助项目(2008628039) 

主  题:复数除法器 逐位递归算法 现场可编程逻辑器件 

摘      要:设计了一种高性能、低功耗的Radix-8时序复数除法器.该复数除法器采用了逐位递归算法和操作数预变换技术,并在传统结构的基础上,选用冗余形式保留预校正变量,节省了超长进位加法器的使用,缩短了关键路径的延时.设计还通过实部和虚部商位的合并以及基于6输入查找表结构的硬件优化,提高了乘加逻辑单元的资源利用率.Stratix-II型现场可编程逻辑器件仿真验证表明,与使用超长进位加法器的传统结构相比,所设计的复数除法器的速度提高了44%,硬件资源减少了31%.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分