自偏置PLL电源噪声敏感度分析
Sensitivity Analysis of Power Supply Noise Induced Jitter in Self Biased PLL作者机构:中国科学院电子研究所北京100190 中国科学院大学北京100049
出 版 物:《电子与信息学报》 (Journal of Electronics & Information Technology)
年 卷 期:2017年第39卷第7期
页 面:1646-1650页
核心收录:
学科分类:0810[工学-信息与通信工程] 0808[工学-电气工程] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 081001[工学-通信与信息系统]
基 金:国家自然科学基金(61271149 61474120)~~
摘 要:该文提出一种基于传递函数的有效方法,可以预测自偏置PLL电源噪声引起的抖动性能。PLL的复制偏置调整器的电源噪声敏感度由小信号分析提取,分析表明需要在闭环带宽和电源噪声敏感度之间做权衡。作为例子,该文分析了一款具体的自偏置PLL电路的电源噪声性能,该PLL为一款相位插值CDR提供时钟。所提方法与瞬态仿真的结果进行了对比,结果表明该方法可以预测周期抖动数值,具有相当精度。同样,该方法也对提高自偏置PLL噪声性能有指导意义。