咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种10位10MS/s自补偿SAR A/D转换器 收藏

一种10位10MS/s自补偿SAR A/D转换器

A 10-bit 10MS/s Self-Compensation SAR Analog-to-Digital Converter

作     者:戴澜 朱蓓丽 孙海燕 

作者机构:北方工业大学电子信息工程学院微电子系北京100144 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2017年第47卷第1期

页      面:5-9页

学科分类:0809[工学-电子科学与技术(可授工学、理学学位)] 080902[工学-电路与系统] 08[工学] 

基  金:国家自然科学基金资助项目(61674087 61674092) 

主  题:A/D转换器 CMOS 逐次逼近ADC 自补偿 

摘      要:基于SMIC 0.18μm CMOS工艺,设计了一种10位自补偿逐次逼近(SAR)A/D转换器芯片。采用5+5分段式结构,将电容阵列分成高5位和低5位;采用额外添加补偿电容的方法,对电容阵列进行补偿,以提高电容之间的匹配。采用线性开关,以提高采样速率,降低功耗。版图布局中,使用了一种匹配性能较好的电容阵列,以提高整体芯片的对称性,降低寄生参数的影响。在输入信号频率为0.956 2MHz,时钟频率为125MHz的条件下进行后仿真,该A/D转换器的信号噪声失真比(SNDR)为61.230 8dB,无杂散动态范围(SFDR)达到75.220 4dB,有效位数(ENOB)达到9.87位。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分