基于RNS的低复杂度DDS的设计与实现
Design and Implementation Scheme for Direct Digital Frequency Synthesizer with Low-Complexity Based on RNS作者机构:电子科技大学通信抗干扰技术国家级重点实验室成都611731
出 版 物:《微电子学》 (Microelectronics)
年 卷 期:2016年第46卷第5期
页 面:585-589页
学科分类:080902[工学-电路与系统] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学]
基 金:国家自然科学基金资助项目(61571083) 中央高校基本科研业务资助项目(ZYGX2014J009)
摘 要:传统直接数字频率合成器(DDS)较好的输出波形性能需要较大的硬件规模来实现。针对此问题,提出了一种基于余数系统(RNS)的DDS设计方法及硬件实现结构。该方法将截短后的相位进行余数化,实现样点存储空间压缩,并提高运行速度。基于ASIC的实现结果表明,该DDS在相同输出波形性能,特别是高性能输出波形情况下,能大幅度压缩存储空间;在归一化频率分辨率为1/232、查找表量化位宽为16位、输出波形无杂散动态范围(SFDR)为108dB时,2通道余数化DDS的面积仅为相同条件下传统DDS的6%,其时延也优于传统DDS。