基于信号重构的并行ADC定时误差校准
Sample-Timing Error Calibration for Parallel ADC Based on Signal Reconstruction作者机构:中国电子科技集团第36研究所嘉兴314001
出 版 物:《数据采集与处理》 (Journal of Data Acquisition and Processing)
年 卷 期:2006年第21卷第2期
页 面:149-153页
核心收录:
学科分类:080904[工学-电磁场与微波技术] 0810[工学-信息与通信工程] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 081105[工学-导航、制导与控制] 081001[工学-通信与信息系统] 081002[工学-信号与信息处理] 0825[工学-航空宇航科学与技术] 0811[工学-控制科学与工程]
摘 要:多通道时间交叠式AD会引入定时误差,而这种定时误差会导致镜频杂散。本文基于非均匀采样信号的重构理论,提出了一种利用内插滤波器组对定时误差进行消除的方法。其设计思想是将时间交叠式AD问题转化为周期性重复的非均匀采样,并结合两通道并行ADC,给出了详细的内插滤波器设计方法。仿真实验结果表明,本文提出的算法对校准定时误差非常有效,并行AD输出的镜频信号得到很好的抑制。