咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于DSP Builder的EIT正交序列解调方法与电路设计 收藏

基于DSP Builder的EIT正交序列解调方法与电路设计

A quadrature demodulation method based on DSP Builder and the circuit design used in EIT

作     者:吴右 沙洪 任超世 WU You;SHA Hong;REN Chao-shi

作者机构:中国医学科学院北京协和医学院生物医学T程研究所天津300192 

出 版 物:《国际生物医学工程杂志》 (International Journal of Biomedical Engineering)

年 卷 期:2009年第32卷第5期

页      面:276-279页

学科分类:0810[工学-信息与通信工程] 08[工学] 081001[工学-通信与信息系统] 

基  金:天津市应用基础及前沿技术研究计划(08JCYBJC14100) 中央级公益性科研院所基本科研业务号项资助项目 

主  题:DSP Builder EIT 正交序列 解调方法 电路设计 used in circuit design information in matlab/simulink hardware implementation 电阻抗断层成像技术 虚部信息 解调电路 results 文件 工具命令语言 仿真 复阻抗测量 model synthesis 

摘      要:目的 设计一种用于电阻抗断层成像技术(EIT)测量的正交序列解调电路用以检测被测信号的模量和相位.方法 利用DSP Builder,在matlab/simulink中搭建模型文件(.mdl),并利用仿真激励验证方法与设计的正确性和合理性;再用Signal Compiler模块读取建模文件,生成VHDL文件和工具命令语言脚本,在Quartus Ⅱ中进行综合、适配、仿真和硬件实现.结果 仿真和测试结果均表明,所设计的正交序列解调电路能够有效提取被测信号的实部信息和虚部信息,在实验误差允许的范围内能很好满足EIT测量的要求.结论 基于DSP Builder的正交序列解调方法与电路设计能够给出EIT实部和虚部信息,为全信息复阻抗测量提供有力的技术支持.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分