PCI-Express中8b/10b编码解码器的设计与实现
Design and Implementation of an 8b/10b Encoder/Decoder for PCI-Express作者机构:航天时代电子公司第771研究所陕西西安710065
出 版 物:《微电子学与计算机》 (Microelectronics & Computer)
年 卷 期:2006年第23卷第3期
页 面:37-39页
学科分类:081203[工学-计算机应用技术] 08[工学] 0835[工学-软件工程] 0812[工学-计算机科学与技术(可授工学、理学学位)]
摘 要:文章在研究了8b/10b编码原理的基础上,采用FPGA设计并实现了PCI-Express总线控制器中的8b/10b编码解码器。8b/10b编码是一种面向字节的二进制传输代码。这种代码特别适合于高速串行总线的数据传输。这种编码编码的基本特性是保证DC平衡,采用8b/10b编码方式,可使得发送的“0、“1数量保持基本一致,连续的“1或“0不超过5位,从而保证信号DC平衡。8b/10b编码器可以通过一个5b/6b编码器和一个3b/4b编码器来实现。