咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于国产FPGA的高速SS7信令研究与实现 收藏

基于国产FPGA的高速SS7信令研究与实现

Research and implementation of high-speed SS7 signaling based on domestic FPGA

作     者:李静岩 何赞园 王领伟 LI Jingyan;HE Zanyuan;WANG Lingwei

作者机构:郑州大学网络空间安全学院河南郑州450001 中国人民解放军战略支援部队信息工程大学信息技术研究所河南郑州450002 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2024年第47卷第15期

页      面:1-7页

学科分类:0810[工学-信息与通信工程] 08[工学] 081001[工学-通信与信息系统] 

基  金:河南省重大科技专项(221100210100) 

主  题:高速SS7信令 可拓展性 自主可控要求 高云FPGA 模块化参数化 并发处理 

摘      要:高速SS7信令是一种在数字通信网中使用的公共信道信令技术,适用于无线和有线的公共交换电话网。现有高速信令解析方案可拓展性相对不足,在实际应用场景中扩展成本巨大,并且大都采用外国平台实现。随着国家信息系统软硬件平台对自主可控要求越来越高,文中提出一种基于国产高云FPGA的高速SS7信令解析方案。信令解析过程包括信令采集模块和信令过滤模块,分别对其进行了详细的介绍,并且解析信令的同时统计系统运行信息。相比现有方案,文中方案采用国产平台实现,满足自主可控要求,并对方案进行了模块化参数化设计,可以很容易地实现不同应用场景的扩展。最终设计实现了8路高速SS7信令的并发处理,经过实网测试验证,达到了预期的目的,并成功投入商用。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分