咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >面向自主芯片频率扫描实速测试的扫描链分析 收藏

面向自主芯片频率扫描实速测试的扫描链分析

Scan chain analysis for at-speed test of frequency scanning of autonomous chip

作     者:张锦 刘政辉 扈啸 胡春媚 Zhang Jin;Liu Zhenghui;Hu Xiao;Hu Chunmei

作者机构:长沙理工大学计算机与通信工程学院长沙410076 国防科技大学计算机学院长沙410073 先进微处理器芯片与系统重点实验室长沙410073 

出 版 物:《电子测量与仪器学报》 (Journal of Electronic Measurement and Instrumentation)

年 卷 期:2024年第38卷第3期

页      面:122-132页

核心收录:

学科分类:080903[工学-微电子学与固体电子学] 0809[工学-电子科学与技术(可授工学、理学学位)] 08[工学] 

基  金:全军共用信息系统装备预研项目(31511010402) 国防科技重点实验室基金(2021-KJWPDL-17)项目资助 

主  题:实速测试 扫描链 芯片测试 测试向量 路径延时 

摘      要:随着芯片工艺的不断升级,芯片设计的频率不断提高,时延故障是引起高速芯片失效的重要因素。在硅后验证阶段,由于缺乏一种对芯片全局路径延时测量的手段,传统构建延时测量电路的方式仅能得到特定关键路径的延时变化情况,在芯片失效时无法进行全面的路径延时分析。本文提出一种基于扫描链的频率扫描实速测试方法对芯片内部大量时序路径的延时进行测量并获取时序裕量。针对生成测试向量时间长,依赖专业测试设备的问题,在自研硬件平台上通过自生成多频率测试向量以及改进数据校验算法成功实现了频率扫描实速测试,对芯片测量的路径延时误差在8 ps左右。通过对不同芯片在不同温度下的实验验证了该方法对路径延时表征的有效性,为今后通过延时参数对高速芯片进行环境适应性分析、寿命预测等研究提供了一种快捷有效的方法。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分