咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >H.264/AVC帧内4×4预测算法的高效流水线结构 收藏

H.264/AVC帧内4×4预测算法的高效流水线结构

Efficient Pipelined Architecture for Intra 4×4 Prediction in H.264/AVC Encoder

作     者:任怀鲁 张德学 REN Huailu;ZHANG Dexue

作者机构:山东科技大学信息科学与工程学院山东青岛266590 

出 版 物:《电视技术》 (Video Engineering)

年 卷 期:2012年第36卷第7期

页      面:12-15页

学科分类:0810[工学-信息与通信工程] 08[工学] 081001[工学-通信与信息系统] 

主  题:H.264/AVC 帧内4×4预测 流水线 硬件结构 

摘      要:H.264编码器中的帧内4×4预测部分具有严重的数据依赖性,它的硬件化设计很难采用流水线实现,从而导致关键路径很长,硬件利用率很低,成为H.264编码器设计中的一个瓶颈。针对这个问题,在不减少预测模式和不增加系统资源的前提下,提出了一种新的结构,它通过利用原始像素进行模式判决和利用重构像素进行帧内预测的方法,可以使帧内预测与重构循环完全流水线实现,基本上达到了100%的硬件利用率,而且没有明显的PSNR损失。所提出的硬件结构可在215个时钟周期内完成一个宏块的帧内4×4预测。用SMIC 0.13μm工艺库综合,结果显示该结构最高可运行在250 MHz,面积约为116千门,可支持4 096×2 160@30 f/s(帧/秒)视频序列的实时编码。

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分