咨询与建议

看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种基于FPGA技术的高速数字化仪的设计 收藏

一种基于FPGA技术的高速数字化仪的设计

Design and Implementation of a FPGA-Based High-speed Digitizer

作     者:田昊 张秀磊 TIAN Hao;ZHANG Xiulei

作者机构:北京航空航天大学自动化科学与电气工程学院北京100191 

出 版 物:《测试技术学报》 (Journal of Test and Measurement Technology)

年 卷 期:2013年第27卷第6期

页      面:479-483页

学科分类:08[工学] 081101[工学-控制理论与控制工程] 0811[工学-控制科学与工程] 081102[工学-检测技术与自动化装置] 

主  题:数字化仪 FPGA SDRAM设计 预采样 

摘      要:介绍了一种基于FPGA的高速数字化仪的理论设计和实现方法,从硬件角度给出了设计思路和实现方法.整个系统核心器件包括:高速数模转换芯片,拥有14 b精度,150 MHz转换速率等性能;高性能FPGA;板载4片32 b SDRAM,能够增加采样深度,提高存储速率,实现大数据量的实时存储.使用Verilog语言编写底层FPGA程序.测试结果表明:可以实现可控深度的预采样;ADC有效位达14 b,输入10 MHz的正弦信号时,通道间相干系数能达到0.998 3,信号完整,能满足对高速信号的采集要求.

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分